architecture RISC
- Domaine
-
- informatique unité centrale de traitement des données
- Dernière mise à jour
Définition :
Architecture de microprocesseur caractérisée par l'utilisation d'un nombre réduit d'instructions très simples dont l'exécution s'effectue dans un seul cycle d'horloge.
Notes :
L'architecture RISC accélère l'exécution du programme lorsque les instructions sont simples, mais elle la rallonge lorsque ces instructions sont complexes puisque, dans ce cas, ces dernières doivent être fragmentées en instructions élémentaires avant l'exécution.
L' architecture RISC, développée au milieu des années 70, se démarque de l'architecture CISC qui est considérée comme une architecture conventionnelle.
Si, au départ, l'architecture RISC permettait d'accélérer de deux à cinq fois la vitesse d'un microprocesseur, par rapport à l'architecture CISC, l'évolution des technologies a considérablement réduit cet écart.
Termes privilégiés :
- architecture RISC n. f.
- architecture à jeu d'instructions réduit n. f.
- architecture à jeu réduit d'instructions n. f.
-
Les expressions longues formées sur le modèle de architecture à jeu d'instructions réduit, quoique correctes du point de vue de la langue, sont difficiles à manier et peu utilisées.
Traductions
-
anglais
Auteur : Office québécois de la langue française,Termes :
- RISC architecture
- reduced instruction set computer architecture
- reduced instruction set configuration
- RISC
En anglais, le sigle RISC est plutôt galvaudé. En effet, on l'utilise couramment pour désigner à la fois la technologie, l'architecture et le processeur. De plus, le C final du sigle est utilisé pour abréger à la fois computer, computing et chip, ce qui alimente la confusion.